用譯碼造句

“譯碼”的解釋

譯碼[yì mǎ] 譯碼 譯碼是編碼的逆過(guò)程,同時(shí)去掉比特流在傳播過(guò)程中混入的噪聲。利用譯碼表把文字譯成一組組數(shù)碼或用譯碼表將代表某一項(xiàng)信息的一系列信號(hào)譯成文字的過(guò)程稱(chēng)之為譯碼。 譯碼器是電子技術(shù)中的一種多輸入多輸出的組合邏輯電路,負(fù)責(zé)將二進(jìn)制代碼翻譯為特定的對(duì)象(如邏輯電平等),功能與編碼器相反。譯碼器一般分為通用譯碼器和數(shù)字顯示譯碼器兩大類(lèi)。 數(shù)字電路中,譯碼器(如n線-2n線BCD譯碼器)可以擔(dān)任多輸入多輸出邏輯門(mén)的角色,能將已編碼的輸入轉(zhuǎn)換成已編碼的輸出,這里輸入和輸出的編碼是不同的。輸入使能信號(hào)必須接在譯碼器上使其正常工作,否則輸出將會(huì)是一個(gè)無(wú)效的碼字。譯碼在多路復(fù)用、 七段數(shù)碼管和內(nèi)存地址譯碼等應(yīng)用中是必要的。

用“譯碼”造句

1、全文共分三部分:分組碼的編碼、分組碼的譯碼以及卷積碼。

2、文中研究幾種利用軟信息進(jìn)行譯碼的方法,提出新的利用軟信息的方法.

3、利用多級(jí)離子注入技術(shù),一種新型的CMOS四值譯碼器與編碼器被設(shè)計(jì)。

4、該方法實(shí)現(xiàn)譯碼器的標(biāo)準(zhǔn)單元化設(shè)計(jì),并且有效提高譯碼的速度,簡(jiǎn)化硬件設(shè)計(jì)。

5、它接受用Base64編碼的密碼字節(jié)數(shù)組,并對(duì)它譯碼和解密以返回明文數(shù)據(jù)字符串。

6、采用譯碼器構(gòu)成單總線控制,設(shè)計(jì)了智能電壓源組成氣體放電管直流擊穿電壓自動(dòng)測(cè)試系統(tǒng)。

7、XML是標(biāo)準(zhǔn)語(yǔ)言,很容易為它編寫(xiě)編碼器和譯碼器。

8、幾乎所有的視頻編譯碼器都采用有損壓縮,最小化與視頻相關(guān)的數(shù)據(jù)量。

9、本文全面地給出求解非系統(tǒng)卷積碼譯碼恢復(fù)的一些基本算法。

10、小系統(tǒng)使用局部譯碼或線選擇碼來(lái)選擇存貯器。

11、該維特比譯碼器具有通用性和高速性,它支持可變碼率、可變幀長(zhǎng)的譯碼。

12、我們采用級(jí)聯(lián)一個(gè)外碼同時(shí)應(yīng)用迭代軟譯碼算法,以期進(jìn)一步提高差分空時(shí)編碼系統(tǒng)的糾錯(cuò)性能。

13、采用部分譯碼方式的桶式移位器,以其諸多優(yōu)點(diǎn),在芯片中得到廣泛應(yīng)用.

14、該文提出了一種級(jí)聯(lián)的卷積碼混合譯碼算法。

15、你不需要知道編碼器和譯碼器在哪里,你不需要搞清楚細(xì)節(jié),這些PackageKit會(huì)幫你做好。

16、在相同條件下,最大后驗(yàn)概率譯碼算法比最大似然譯碼算法有更低誤比特率,但由于計(jì)算量和復(fù)雜度過(guò)大而不適合硬件實(shí)現(xiàn)。

17、受眾對(duì)于圖形的理解便是對(duì)圖形編碼的譯碼過(guò)程.

18、存儲(chǔ)陣列分塊技術(shù)以及分段譯碼技術(shù)降低了SRAM位線和字線的負(fù)載電容,從而提高了SRAM的速度。

19、該譯碼器電路盡可能多地使用可以共享的模塊,降低了電路的規(guī)模。

20、存貯器存貯功能故障,存貯器地址譯碼功能故障,動(dòng)態(tài)刷新功能故障以及奇偶校驗(yàn)電路的固定故障都可得到檢測(cè)。

21、針對(duì)已有AR4JA碼譯碼復(fù)雜度較高的問(wèn)題,結(jié)合空間通信的特點(diǎn),構(gòu)造了一族新的基于原型圖的碼率兼容LDPC碼。

22、維特比譯碼算法是卷積編碼的最大似然譯碼算法.

23、提出了一類(lèi)級(jí)聯(lián)的卷積碼混合譯碼算法。

24、本文介紹一種按規(guī)則序列設(shè)計(jì)的移位型計(jì)數(shù)器。此類(lèi)計(jì)數(shù)器設(shè)計(jì)方便,電路簡(jiǎn)單,譯碼電路簡(jiǎn)單,并具有快速自啟動(dòng)特性。

25、控制核心負(fù)責(zé)協(xié)調(diào)微處理器中各部件的工作,控制指令和數(shù)據(jù)依取指、譯碼、執(zhí)行的順序正確流動(dòng)。

26、為了降低低密度奇偶檢驗(yàn)碼的誤碼平底,提出一種基于陷阱集狀態(tài)檢測(cè)的兩級(jí)置信度傳播譯碼算法。

27、本文闡述了以M序列作為內(nèi)碼RS碼作為外碼的級(jí)連碼的快速譯碼技術(shù),著重對(duì)糾錯(cuò)能力很強(qiáng)的RS碼的譯碼進(jìn)行了研究。

28、本文介紹了數(shù)字電路系統(tǒng)的邏輯設(shè)計(jì)過(guò)程,并且著重闡明異步計(jì)數(shù)器和譯碼器的功能,數(shù)字鐘是這方面應(yīng)用的一個(gè)實(shí)例。

29、本文扼要的介紹了脈沖編碼傳輸設(shè)備的原理,其中包括有話路、定時(shí)、同步、編譯碼和幀結(jié)構(gòu)。

30、對(duì)于糾錯(cuò)碼,作者找到了適合于這一譯碼器的碼判別方法,并進(jìn)一步給出了尋找這類(lèi)碼覆蓋單項(xiàng)式的算法。

31、樓層信息由一個(gè)74LS48譯碼芯片驅(qū)動(dòng)的共陰極的數(shù)碼管顯示。

32、本文針對(duì)組合信道差錯(cuò)控制的需要,介紹了兩種既能糾隨機(jī)錯(cuò)誤又能糾突發(fā)錯(cuò)誤的卷積碼譯碼算法。

33、在論文中,詳細(xì)介紹了編譯碼器的整體方案、硬件電路和軟件功能的設(shè)計(jì)。

34、首先采用譯碼器對(duì)輸入和輸出電壓進(jìn)行判比,確定最優(yōu)的轉(zhuǎn)換系數(shù),提高了系統(tǒng)的效率。

35、為降低低密度奇偶檢驗(yàn)碼譯碼的硬件實(shí)現(xiàn)復(fù)雜度,提出了一種可變步長(zhǎng)均勻量化“和積”譯碼算法。

36、第三個(gè)輪子將使球在自由旋轉(zhuǎn)的同時(shí)和譯碼器保持固定。

37、在協(xié)處理器中,微程序控制器的微碼控制是協(xié)處理器指令譯碼的控制核心。

38、存儲(chǔ)器采用六管CMOS存儲(chǔ)單元、鎖存器型敏感放大器和高速譯碼電路,以期達(dá)到最快的存取時(shí)間。

39、交錯(cuò)碼,編碼,譯碼設(shè)備和方法,置換方法及其系統(tǒng)。

40、本文提出了一種源于漢明類(lèi)多層前向神經(jīng)網(wǎng)絡(luò)分組碼譯碼器。

41、給出了一類(lèi)特性較好的循環(huán)碼的編碼和譯碼方法。

42、目的節(jié)點(diǎn)采用迭代最大后驗(yàn)概率譯碼,利用多個(gè)時(shí)刻收到的碼字恢復(fù)源節(jié)點(diǎn)發(fā)送信息。

43、這位搜索巨頭在今年早些時(shí)候收購(gòu)該編譯碼器的制作商O(píng)n2技術(shù)時(shí),就已經(jīng)給過(guò)多次暗示。

44、該流程適用于各種復(fù)數(shù)矩陣信道模型與典型二維信號(hào)星座圖,為復(fù)數(shù)模型下球形譯碼算法的研究提供了一個(gè)有效的仿真平臺(tái)。

45、七段顯示譯碼器是數(shù)字電路中的重要部件,其設(shè)計(jì)多年來(lái)采用傳統(tǒng)方法。

46、控制部件從存儲(chǔ)器中取出指令,并確定其類(lèi)型或?qū)χM(jìn)行譯碼,然后將每條指令分解成一系列簡(jiǎn)單的、很小的步驟或動(dòng)作。

47、PackageKit尋找合適的編碼器和譯碼器,如果你同意,就會(huì)自動(dòng)被安裝。

48、PC通過(guò)打印機(jī)控制口與STROBE發(fā)送信號(hào),譯碼器產(chǎn)生選片信號(hào),傳給單片機(jī)P3.2端形成中斷信號(hào)。

49、介紹了我們研制的交錯(cuò)碼的編譯碼器電路及實(shí)驗(yàn)結(jié)果。

50、構(gòu)造一類(lèi)具有偽隨機(jī)序列性質(zhì)的循環(huán)碼,并利用良好的偽隨機(jī)序列的相關(guān)特性,對(duì)循環(huán)碼進(jìn)行相關(guān)譯碼。

熱門(mén)造句

本站部份資料來(lái)自網(wǎng)絡(luò)或由網(wǎng)友提供,如有問(wèn)題請(qǐng)速與我們聯(lián)系,我們將立即處理!

Copyright © 2020-2023 795造句詞典 All Rights Reserved 浙ICP備20019715號(hào)-29

免責(zé)聲明:本站非營(yíng)利性站點(diǎn),以方便網(wǎng)友為主,僅供學(xué)習(xí)。合作/投訴聯(lián)系QQ:1553292129